Table 36-2. I2C divider and hold valuesICR(hex)SCLdividerSDA holdvalueSCL hold(start)valueSCL hold(stop)valueICR(hex)SCLdivider(clocks)SDA hold(clocks)SCL hold(start)valueSCL hold(stop)value00 20 7 6 11 20 160 17 78 8101 22 7 7 12 21 192 17 94 9702 24 8 8 13 22 224 33 110 11303 26 8 9 14 23 256 33 126 12904 28 9 10 15 24 288 49 142 14505 30 9 11 16 25 320 49 158 16106 34 10 13 18 26 384 65 190 19307 40 10 16 21 27 480 65 238 24108 28 7 10 15 28 320 33 158 16109 32 7 12 17 29 384 33 190 1930A 36 9 14 19 2A 448 65 222 2250B 40 9 16 21 2B 512 65 254 2570C 44 11 18 23 2C 576 97 286 2890D 48 11 20 25 2D 640 97 318 3210E 56 13 24 29 2E 768 129 382 3850F 68 13 30 35 2F 960 129 478 48110 48 9 18 25 30 640 65 318 32111 56 9 22 29 31 768 65 382 38512 64 13 26 33 32 896 129 446 44913 72 13 30 37 33 1024 129 510 51314 80 17 34 41 34 1152 193 574 57715 88 17 38 45 35 1280 193 638 64116 104 21 46 53 36 1536 257 766 76917 128 21 58 65 37 1920 257 958 96118 80 9 38 41 38 1280 129 638 64119 96 9 46 49 39 1536 129 766 7691A 112 17 54 57 3A 1792 257 894 8971B 128 17 62 65 3B 2048 257 1022 10251C 144 25 70 73 3C 2304 385 1150 11531D 160 25 78 81 3D 2560 385 1278 12811E 192 33 94 97 3E 3072 513 1534 15371F 240 33 118 121 3F 3840 513 1918 1921Functional descriptionKL27 Sub-Family Reference Manual , Rev. 5, 01/2016632 Freescale Semiconductor, Inc.